AMD dovrebbe annunciare i processori Ryzen di nuova generazione, basati sull'architettura Zen 5, in occasione dell'evento Computex 2024, pianificato dal 4 al 7 giugno nella cittą di Taipei, in Taiwan.
Tuttavia, č on line, diffuso su X dall'account @Olrak29_, un diagramma che la fonte presenta come una preview grafica del die della CPU Ryzen Zen 5 di AMD, tipicamente indicata con il nome in codice "Strix Halo", in versione LP (low-power) per notebook.
Analizzando il diagramma, che tuttavia potrebbe anche essere un falso, non essendo disponibili al momento conferme in un senso, o nell'altro, si notano innanzitutto due chiplet dedicati alle funzionalitą CPU del chip.
In accordo alle descrizioni presenti nel diagramma, ogni chiplet integra 8 core CPU, oltre a 8MB di cache L2 per ogni core, e a 32MB di cache L3 condivisa. Ma a colpire č senza dubbio la superficie occupata dalla GPU, che occupa la maggior parte della sezione del die.
Questa GPU dovrebbe integrare 20 Workgroup Processor (WGP) basati sull'architettura RDNA 3+ e quindi complessivamente 2.560 stream processor, dal momento che ogni WGP dovrebbe includere due Compute Unit (CU), e ogni CU a sua volta 64 stream processor.
Completano la dotazione finora ufficiosamente nota di questo chip una Infinity Cache da 32MB, e inoltre un memory controller dotato di supporto per la memoria di tipo LPDDR5X e 80 core AI.
Collegamenti
|