E' on line la foto di un sample engineering di una CPU EPYC di quinta generazione, nome in codice "Turin", che AMD sta sviluppando per il mercato delle piattaforme dedicate alle applicazioni cloud e ai data-center.
I processori EPYC "Turin" sono progettati in base all'architettura proprietaria "Zen 5". La produzione in volumi di tali chip sarā affidata a TSMC che metterā a disposizione di AMD il nodo a 4nm denominato N4P.
I processori EPYC "Turin" sono compatibili con il socket SP5 giā utilizzato dai chip EPYC di quarta generazione, nome in codice "Genoa", "Bergamo" e "Siena", per cui č molto probabile che essi possano essere installati anche sulle motherboard introdotte con gli EPIC di quarta generazione.
Il leaker di questi dati, ovvero yuuki_ans su X, ha condiviso anche gli schemi a blocchi di due chip "Turin", uno con CPU core "Zen 5" e un altro con core CPU "Zen 5c".
Nel primo caso il chip include 16 CCD (CPU Complex Dies) Zen 5 a 8 core, per un totale di 128 core. Nel secondo caso, invece, la densitā di core inclusi nel CCD "Zen 5c" passa da 8 a 16, per cui il numero totale di core č pari a 192, essendo previsto un numero massimo di CCD pari a 12.
Il lancio del processori EPYC "Turin" č atteso nel corso del 2024.
Collegamenti
|